# Kria KV260 YOLO V7 + RISC-V 程式碼架構分析

# 1. 程式碼分類概覽

## 1.1 按開發層級分類



# 1.2 按功能模組分類

| 功能類別          | 模組名稱                 | 檔案                                | 主要功能             |  |
|---------------|----------------------|-----------------------------------|------------------|--|
| ▶ 專案建構        | Project Builder      | <pre>create_project.tcl</pre>     | Vivado 專案自動化建構   |  |
| <b> AI 加速</b> | E-ELAN Accelerator   | e-elan.v                          | YOLO V7 核心硬體加速   |  |
|               | Upsample Accelerator | e-elan.v                          | 特徵圖上採樣硬體加速       |  |
| 🚀 AI 加速       | Concat Optimizer     | (e-elan.v)                        | 記憶體拼接最佳化         |  |
| 🚀 AI 加速       | RepConv Converter    | (e-elan.v)                        | 推理模式轉換器          |  |
| ∳ 處理器核心       | RISC-V Wrapper       | <pre>(rocket_axi_wrapper.v)</pre> | RISC-V 核心 AXI 包裝 |  |
| ∳ 處理器核心       | YOLO Controller      | <pre>rocket_axi_wrapper.v</pre>   | YOLO 加速器控制       |  |
| ■ 主控軟體        | ARM A53 Controller   | (main_controller.c)               | Linux 主控制程式      |  |
| ■ 後處理         | RISC-V Processor     | <pre>main_controller.c</pre>      | 專用後處理程式          |  |
| 4             | •                    | •                                 | •                |  |

# 2. 詳細程式碼架構

# 2.1 硬體描述層 (HDL) 架構



# 💉 YOLO V7 專用硬體加速器 ((e-elan.v))

### A. E-ELAN 加速器

verilog

elan\_accelerator 模組架構 ├─ 🖸 分組巻積單元 (4 組並行) group\_conv\_3x3 #0 group\_conv\_3x3 #1 group\_conv\_3x3 #2 group\_conv\_3x3 #3 — 🌌 特徵重組 (Shuffle) 單元 ── 分組大小配置 (2/4/8) ├─ 基數 (Cardinality) 控制 — 動態重組**邏**輯 ├─ **6** 合併 (Merge) 單元 — 基數合併邏輯 --- 輸出緩衝管理 **└──** 流量控制 — 🌲 AXI4-Stream 輸出介面

## B. Upsample 加速器

verilog

upsample\_accelerator 模組架構 ── 🎍 像素輸入介面 ─ 狀態機控制 — IDLE → WAIT\_INPUT — WAIT\_INPUT → COMPUTE\_WEIGHTS — COMPUTE\_WEIGHTS → INTERPOLATE — INTERPOLATE → OUTPUT\_PIXEL — OUTPUT\_PIXEL → (循環) ├── 面 插值計算單元 ── 雙線性插值 (4 點加權) --- 最近鄰插值 -- 權重係數計算 上 定點數運算 — 💾 線緩衝區管理 -- 像素緩衝區 (4 個像素) - 線緩衝區 (最大寬度) **山** 地址管理

## C. Concat 記憶體最佳化器

一 🎍 上採樣輸出介面

verilog

concat\_memory\_optimizer 模組架構

- 多路輸入介面 (可配置數量)

- 同步控制邏輯

- 全輸入就緒檢測

- SOF/EOL 同步

- 流量控制協調

| □ 完成狀態監控 | □ 多 直接拼接邏輯 | □ 即時數據拼接

□ □ 輸出格式化 □ ♠ 統一輸出介面

## D. RepConv 推理轉換器

repconv\_inference\_converter 模組架構 ── 🎍 特徵圖輸入 ── ■ 多權重存储系統 -- 3x3 卷積權重 -- 1x1 卷積權重 — 恆等映射權重 └── 合併權重緩存 ── ▲ 權重合併引擎 -- 訓練模式權重載入 -- 推理模式權重合併 - 自動轉換邏輯 --- 完成狀態管理 ── 常 標準卷積單元 — 3x3 卷積計算 — 多通道處理 --- 流水線最佳化 └─ 🎍 推理結果輸出

# ♦ RISC-V 核心包裝器 ((rocket\_axi\_wrapper.v))

## A. Rocket Core AXI 包裝器

## verilog

| rock | et_axi_wrapper 模組架構  |
|------|----------------------|
| -    | AXI4-Lite Slave 控制介面 |
|      | — 寫入通道 (AW/W/B)      |
|      | — 讀取通道 (AR/R)        |
|      | └─ GPIO 控制           |
| -    |                      |
|      | 時脈與重置管理              |
|      | — TileLink 介面        |
|      | — MMIO 連接            |
|      | — 中斷處理               |
| -    | TileLink 到 AXI4 轉換器  |
|      | 協定轉換 <b>邏輯</b>       |
|      | — 地址映射               |
|      | <b>一</b> 數據寬度轉換      |
|      | 流量控制                 |
| -    | Master 記憶體介面         |
|      | - 讀寫通道完整實現           |
|      | — Burst 傳輸支援         |
|      | — Cache 一致性          |
|      | L— QoS 控制            |
|      | ◆ 中斷與 GPIO 介面        |

# B. YOLO 加速器控制器

#### verilog



# 2.2 軟體應用層架構

📘 ARM A53 主控程式 (main\_controller.c)

### 主控程式架構

| エコエイエンパスパー |    |                |  |  |  |  |  |
|------------|----|----------------|--|--|--|--|--|
| -          | 4  | 硬體初始化模組        |  |  |  |  |  |
|            | _  | /dev/mem 記憶體映射 |  |  |  |  |  |
|            |    | 硬體暫存器映射        |  |  |  |  |  |
|            | -  | 共享記憶體設置        |  |  |  |  |  |
|            |    | 錯誤處理機制         |  |  |  |  |  |
| -          |    | RISC-V 通訊介面    |  |  |  |  |  |
|            |    | 命令發送函數         |  |  |  |  |  |
|            |    | 狀態檢查邏輯         |  |  |  |  |  |
|            | -  | 參數傳遞機制         |  |  |  |  |  |
|            |    | 中斷觸發控制         |  |  |  |  |  |
| -          | Ø  | DPU 控制介面       |  |  |  |  |  |
|            |    | 推理啟動函數         |  |  |  |  |  |
|            |    | 參數配置邏輯         |  |  |  |  |  |
|            |    | 完成等待機制         |  |  |  |  |  |
|            |    | 超時保護處理         |  |  |  |  |  |
| -          | 33 | 影片處理管線         |  |  |  |  |  |
|            | -  | 幀資料預處理         |  |  |  |  |  |
|            | -  | DPU 推理呼叫       |  |  |  |  |  |
|            | -  | RISC-V 後處理     |  |  |  |  |  |
|            | -  | 效能統計計算         |  |  |  |  |  |
|            |    | 結果整合輸出         |  |  |  |  |  |
|            |    | 多執行緒架構         |  |  |  |  |  |
|            | -  | 視訊處理執行緒        |  |  |  |  |  |
|            | -  | 統計監控執行緒        |  |  |  |  |  |
|            |    | 執行緒同步機制        |  |  |  |  |  |
|            |    | 資源管理邏輯         |  |  |  |  |  |
|            |    | 系統監控模組         |  |  |  |  |  |
|            | -  | 效能統計收集         |  |  |  |  |  |
|            | -  | FPS 計算         |  |  |  |  |  |
|            |    | 延遲監控           |  |  |  |  |  |
|            |    | 週期性報告          |  |  |  |  |  |

□ RISC-V 後處理程式 (main\_controller.c)

| RISC | :-V      | 後處理程式架構         |     |
|------|----------|-----------------|-----|
| -    | 000      | 硬體暫存器介面         |     |
|      | -        | - 命令暫存器讀取       |     |
| İ    | -        | - 狀態暫存器更新       |     |
|      | -        | - 數據地址管理        |     |
| ĺ    |          | - 中斷控制邏輯        |     |
| -    | <b>©</b> | YOLO 結果解析       |     |
| İ    | -        | - 原始輸出解析 (25200 | 檢測) |
|      | -        | - 信心度過濾 (>0.25) |     |
|      | -        | - 類別機率計算        |     |
| ĺ    | -        | - 邊界框座標轉換       |     |
| İ    |          | - 檢測結構體填充       |     |
| -    | 1        | NMS 非最大值抑制      |     |
|      | -        | · IoU 計算函數      |     |
|      | -        | - 重疊檢測濾除        |     |
|      | -        | - 信心度排序         |     |
|      | -        | - 保留檢測標記        |     |
|      |          | - 最終結果統計        |     |
| -    |          | 共享記憶體管理         |     |
|      | -        | - DPU 輸出讀取      |     |
|      | -        | - 處理結果寫入        |     |
|      | -        | - 記憶體地址計算       |     |
|      |          | - 數據格式轉換        |     |
| -    | •        | 中斷處理機制          |     |
|      | -        | - 外部中斷處理        |     |
|      | -        | - 命令分派邏輯        |     |
|      | -        | - 處理完成回報        |     |
|      |          | - 狀態更新機制        |     |
|      | G        | 主迴圈控制           |     |
|      |          | - 中斷等待 (WFI)    |     |
|      | -        | - 全域中斷啟用        |     |
|      | -        | - 外部中斷啟用        |     |
|      |          | - 系統初始化         |     |

# 3. 系統整合架構

# 3.1 硬體層級整合

## ▶ 硬體系統架構



# 3.2 軟體層級整合

### ■ 軟體系統架構



# 3.3 資料流架構



# 4. 關鍵設計特色

# 4.1 🚀 硬體加速創新

• E-ELAN 專用加速器:首創針對 YOLO V7 核心算法的硬體實現

管線化處理:多級流水線確保高吞吐量

• 記憶體最佳化:零拷貝 DMA 減少記憶體頻寬瓶頸

• 動態重配置:支援不同模型尺寸的動態切換

## 4.2 🗲 異構運算協調

• **三核心協作**: ARM A53、ARM R5F、RISC-V 各司其職

• 中斷驅動:低延遲事件響應機制

• 共享記憶體:高效數據交換協定

• 負載平衡:智慧工作負載分配

## 4.3 💣 系統最佳化

• **端對端管線**:從影像輸入到結果輸出的完整最佳化

• 即時監控:完整的效能監控和統計系統

• 模組化設計:高度模組化便於維護和擴展

• 錯誤處理:完善的錯誤處理和恢復機制

## 4.4 開發友善性

• 自動化建構:一鍵式 Vivado 專案建構

• 標準介面:符合 AXI4 標準的統一介面

• 可擴展架構:支援未來的功能擴展

• 豐富調試:完整的調試和效能分析工具

這個架構設計實現了 YOLO V7 在 Kria KV260 上的高效能部署,充分發揮了異構運算的優勢,為邊緣 AI 視覺處理提供了完整的解決方案。